

## TP CAO Amplificateur de puissance MMIC en bande Ku

Le fichier ADS fourni (\*.7zads) à télécharger sur la page Moodle du cours contient le modèle grand signal du transistor qui permet d'effectuer les différentes simulations utiles à la conception de l'amplificateur MMIC.

#### Voir si besoin le mode d'emploi ADS pour désarchiver le fichier .7zads

Ouvrir le Schematic « test\_modelFET\_2100um »

NB: Tous les résultats de simulation sont sauvegardés dans le fichier « test\_modelFET\_2100um.ds » et affichés dans l'onglet correspondant du Display « test\_modelFET\_2100um.dds » (visibles en bas de la fenêtre d'affichage). Choisir le bon onglet pour avoir l'affichage correct :



#### I. Simulation des performances du transistor unitaire

1) Tracer les caractéristiques statiques (DC) I<sub>DS</sub>(V<sub>GS</sub>,V<sub>DS</sub>) du transistor unitaire en précisant les paramètres *Start*, *Stop* des tensions VGS et VDS. Choisir le point de polarisation (V<sub>GS0</sub>, V<sub>DS0</sub>) qui sera utilisé pour la suite. Justifier ce choix. Visualiser les résultats dans l'onglet 'STATIQUE'.



# NB : avant de passer à la suite, modifier le *dataset* (fichier résultat) dans le menu : *simulation/settings* en indiquant le nom : *test modelFET 2100um*

2) Simulation des paramètres S (S-PARAM) : régime dynamique petit-signal au point de polarisation choisi.

Renseigner VGS0 et VDS0 avec les valeurs retenues et simuler.

Relever les valeurs des Sij (module et phase) à la fréquence de travail (14 GHz) ainsi que les impédances associées à  $S_{11}$  et  $S_{22}$ .

Visualiser les résultats dans l'onglet 'PARAMETRES S'.



Vérifier les critères de stabilité (petit-signal) du circuit.

Le graphique de Mu en fonction de la fréquence nous indique que le système est inconditionellement stable jusqu'à environ 8GHz.

S21=-4dB à 14GHz (pas de gain)

3) Simulation en puissance (HB) : régime dynamique fort-signal au point de polarisation choisi. L'annexe ci-après précise les notions de cycle de charge intrinsèque et d'impédance de charge intrinsèque.

Désactiver/activer les blocs et éléments (générateur, charge) pour cette simulation comme indiqué sur le *schematic*.

a) optimiser l'impédance de charge *Zload* à l'aide de la fonction « tuning » en visualisant le cycle de charge intrinsèque et en modifiant Rload et Xload. Ajuster la tension Vin pour maximiser les excursions du cycle de charge (fermé!) dans les limites imposées par le réseau I<sub>DS</sub>(V<sub>GS</sub>,V<sub>DS</sub>). *Modifier les bornes Min, Max et Step si besoin*.



Une fois le cycle de charge optimisé, faire « Update Schematic » et « close ».

Visualiser les résultats dans l'onglet 'PUISSANCE Vin fixe'.





b) Désactiver la simulation HB précédente et activer HB avec Vin variable. La charge *Zload* est celle déterminée précédemment. Simuler. On visualise alors la puissance de sortie, le gain et le rendement en fonction de la puissance d'entrée (calculée à partir de Vin). Cette simulation permet de déterminer la puissance et le gain à 1 dB et à 3 dB de compression (ce qui n'était pas possible avec l'optimisation précédente via le cycle de charge).

Visualiser les résultats dans l'onglet 'PUISSANCE Vin variable'.

| Courbes |  |  |  |
|---------|--|--|--|
|         |  |  |  |



 $\begin{array}{l} P_{S_{\text{-1dB}}} = \\ Gp_{\text{-1dB}} = \end{array}$ 

### Rendement:



 $P_{S_{-3dB}} =$ 

| $Gp_{-3dB} =$ Rendement:                |  |
|-----------------------------------------|--|
| Commentaires sur les valeurs obtenues : |  |

#### II. Comparaison théorie-simulation

- comparer les valeurs simulées et théoriques de la puissance RF du transistor unitaire et son impédance de charge optimale obtenues à partir du réseau  $I_{DS}(V_{GS},V_{DS})$  cf cours SSPA
- comparer l'impédance *Zload* optimale en puissance à l'impédance qui serait présentée pour une adaptation petit-signal



#### Paramètres S de l'amplificateur de puissance MMIC





| longueurs des lignes/stubs et capacités                                                              | largeurs des lignes/stubs                                           |  |
|------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|--|
| VAR9 VAR9 LL1mm=0.35987 LL0mm=0.0106923 LL2mm=0.0100177 LL3mm=0.0100466 LL4mm=0.449054 LL5mm=1.40944 | Var VAR VAR43  W50um=14.2136  W40um=19.4664  W30um=19.0684  WOum=20 |  |
| LL6mm=0.499971<br>Co1pF=0.325364<br>Co2pF=1.52335<br>Co3pF=0.707619                                  | longueurs en mm<br>largeurs en um<br>capacités en pF                |  |



EqnPout\_dBm=dBm(vout[1])

EqnGain\_dB=Pout\_dBm-Pin

Eqncompression=Gain\_dB[1]-Gain\_dB

EqnPout\_W=10\*\*(Pout\_dBm/10)\*1e-3

EqnPDC=VDS0[0]\*IDD.i[0]

Eqnrendement=100\*Pout\_W/PDC

Eqn Pout\_interetage=0.5\*real(vs1etage\*conj(lout\_1etage.i))

EqnPout\_int=10\*log(Pout\_interetage[1])+30





# **ANNEXE**: cycle de charge

Le cycle de charge représente l'évolution temporelle du courant de drain en fonction de la tension de drain lorsque le transistor est chargé par une impédance quelconque. Sachant que l'impédance *Zload* est placée sur l'accès drain « externe » (accessible à l'utilisateur), il faut s'intéresser au courant *ids\_i* et tension *vds\_i* au niveau de la source de courant intrinsèque, à laquelle on n'a pas accès en pratique (uniquement en simulation...), comme le montre le modèle simplifié du transistor ci-dessous.



L'impédance de charge *Zload* est vue aux bornes de la source de courant comme une impédance intrinsèque notée *ZL\_int*. L'objectif de l'optimisation de la charge *Zload* est de faire en sorte que *ZL\_int* soit <u>réelle</u> car c'est l'impédance optimale qui maximise la puissance fournie par le transistor : *vds\_i(t)* et *ids\_i(t)* sont alors en opposition de phase et le cycle de charge est fermé et se rapproche ici d'une droite (cf droite de charge). Si la charge est complexe *ids\_i* et *vds\_i* sont déphasés et le cycle de charge est ouvert et s'apparente à une ellipse (du moins pour Vin pas trop élevée). Ceci est illustré ci-dessous. Le cycle est tracé pour une puissance d'entrée donnée et il est parcouru en fonction du temps. Il faut donc maximiser ses excursions pour obtenir la puissance maximale.





